porte logique (AND, OR, XOR, NOT, NAND, NOR et XNOR)

porte logique (AND, OR, XOR, NOT, NAND, NOR et XNOR)

portes logiques de base

Il existe sept portes logiques de base: AND, OR, XOR, NOT, NAND, NOR et XNOR.

et | ou | XOR | NOT | NAND | NOR | XNOR

la porte AND est ainsi nommée car, si 0 est appelée « false » et 1 est appelée « true », la porte agit de la même manière que l’opérateur logique « and ». L’illustration et le tableau suivants montrent les combinaisons de symboles et de logiques de circuit pour une porte et., (Dans le symbole, les bornes d’entrée sont à gauche et la borne de sortie est à droite. La sortie est « vrai » quand les deux entrées sont de « véritables. »Dans le cas contraire, la sortie est à « false. »En d’autres termes, la sortie est 1 uniquement lorsque les deux entrées un et deux sont 1.,

AND gate

Input 1 Input 2 Output
1
1
1 1 1

The OR gate gets its name from the fact that it behaves after the fashion of the logical inclusive « or., »La sortie est à « true » si l’une ou les deux entrées sont « vraies. »Si les deux entrées sont « false », alors la sortie est  » false. »En d’autres termes, pour que la sortie soit 1, au moins une ou deux entrées doivent être 1.,3ab953754″>

1 1 1 1 1 1 1

The XOR ( exclusive-OR ) gate acts in the same way as the logical « either/or., »La sortie est » true « si l’une des entrées, mais pas les deux, est « true ». »La sortie est à « false » si les deux entrées sont des « faux » ou si les deux entrées sont de « véritables. »Une autre façon de voir ce circuit est d’observer que la sortie est 1 si les entrées sont différentes, mais 0 si les entrées sont les mêmes.,

XOR gate

Input 1 Input 2 Output
1 1
1 1
1 1

A logical inverter, sometimes called a NOT gate to differentiate it from other types of electronic inverter devices, has only one input., Il renverse la logique de l’état. Si l’entrée est 1, alors la sortie est 0. Si l’entrée est 0, alors la sortie est 1.

Onduleur ou PAS de porte

Entrée Sortie
1
1

La porte NAND fonctionne comme une porte, suivi par un PAS de porte., Il agit à la manière de l’opération logique « et » suivi par la négation. La sortie est  » false « si les deux entrées sont « true ». »Sinon, la sortie est » true., »

NAND gate

Input 1 Input 2 Output
1
1 1
1 1
1 1

The NOR gate is a combination OR gate followed by an inverter. Its output is « true » if both inputs are « false., »Dans le cas contraire, la sortie est à « false., »

NOR gate

Input 1 Input 2 Output
1
1
1
1 1

The XNOR (exclusive-NOR) gate is a combination XOR gate followed by an inverter., Sa sortie est « vrai » si les entrées sont les mêmes, et les « faux » si les entrées sont différentes.,

XNOR gate

Input 1 Input 2 Output
1
1
1
1 1 1

Complex operations can be performed using combinations of these logic gates., En théorie, il n’y a pas de limite au nombre de portes qui peuvent être rangées ensemble dans un seul appareil. Mais en pratique, il y a une limite au nombre de portes qui peuvent être emballées dans un espace physique donné. Des tableaux de portes logiques se trouvent dans les circuits intégrés numériques. À mesure que la technologie IC progresse, le volume physique requis pour chaque porte logique individuelle diminue et les appareils numériques de même taille ou de plus petite taille deviennent capables d’effectuer des opérations de plus en plus compliquées à des vitesses toujours croissantes.,

Composition des portes logiques

les conditions binaires hautes ou basses sont représentées par différents niveaux de tension. L’état logique d’un terminal peut, et généralement, changer souvent à mesure que le circuit traite les données. Dans la plupart des portes logiques, l’état bas est d’environ zéro volts (0 V), tandis que l’état haut est d’environ cinq volts positifs (+5 V).

les portes logiques peuvent être constituées de résistances et de transistors ou de diodes. Une résistance peut généralement être utilisée comme résistance pull-up ou pull-down., Les résistances Pull-up et pull-down sont utilisées lorsqu’il y a des entrées de porte logique inutilisées pour se connecter à un niveau logique 1 ou 0. Cela empêche toute fausse commutation de la porte. Les résistances Pull-up sont connectées à Vcc (+5V) et les résistances pull-down sont connectées à la masse (0 V).

les portes logiques couramment utilisées sont TTL et CMOS. TTL, ou logique Transistor-Transistor, les circuits intégrés utiliseront des Transistors à jonction bipolaire de type NPN et PNP. Les circuits intégrés CMOS, ou métal-oxyde-silicium complémentaire, sont construits à partir de Transistors à effet de champ de type MOSFET ou JFET., Les circuits intégrés TTL peuvent généralement être étiquetés comme la série de puces 7400, tandis que les circuits intégrés CMOS peuvent souvent être marqués comme une série de puces 4000.

Laisser un commentaire

Votre adresse e-mail ne sera pas publiée. Les champs obligatoires sont indiqués avec *